

# 柱状シリコンナノ構造形成技術の 平面電子源デバイス応用

Surface electron emitting device application of the columnar silicon nano structure formation technology

| 可 貴 裕           | 和*  | 高瀬俊          | <u> </u> |
|-----------------|-----|--------------|----------|
| <i>H</i> . Kaki |     | S. Takase    |          |
| 西上靖             | 明*  | 稲 実          | 宏*       |
| Y. Nishigami    |     | H. Inami     |          |
| 岸 田 茂           | 明*  | 長 町          | 学*       |
| S. Kishida      |     | S. Nagamachi |          |
| 東 大             | 介*  | 林            | 司*       |
| D. Azuma        |     | T. Hayashi   |          |
| 横 山 文           | 孝** |              |          |
| F. Yokoyama     |     |              |          |

#### 概 要

当社のビーム・プラズマ技術を用いることによって、ユニークな結晶性シリコン薄膜を形成できる事を報告してきた。シリコン 成長初期過程から結晶性の膜が得られ、膜厚数十nm~数μmでは、柱状構造になる。本稿では、柱状シリコンナノ構造形成技 術の応用として、平面電子源の一種である弾道電子面放出型電子源 (Ballistic electron Surface-emitting Device : BSD) への 応用とその特性向上技術について紹介する。

# **Synopsis**

A unique crystalline silicon film formed by using our beam plasma technology has been reported. A crystalline film is obtained from an initial step of silicon growth. It has pillar-shaped structure from dozens of nm to several micrometers. In this paper, the progress of the columnar silicon nano structure formation technology, the application to Ballistic electron Surface-emitting Device and its characteristic improvement technologies are introduced.

# 1. はじめに

かつて世界最先端の技術を誇り世界を席巻した日本の 半導体産業や薄型テレビ産業は、リーマンショック、東日本 大震災、円高等で、大きくダメージを受け、世界規模の競争 の渦に巻き込まれている。

このような状況の中、近年、経産省により策定された「産 業構造ビジョン」では、戦略5分野(①インフラ関連/システ ム輸出、②環境・エネルギー課題解決、③文化産業、④医 療・介護・健康・子育てサービス、⑤先端分野)への注力と 国家を挙げての産業競争力強化の方針が打ち出され、これ らを受け日本の企業は世界戦略の再構築と新しい産業基 盤構築に向けた対応を急ピッチで行っている。

当社はこれまでビーム・プラズマ技術を駆使し、誘導結合 プラズマを用いたSiH₄-PECVD装置において、結晶性シリ コン薄膜の形成技術を開発し、400℃以下の低温でガラス 基板上にインキュベーション層の無い結晶性シリコン薄膜を 形成する事に成功している<sup>(1.2)</sup>。膜厚数nmのシリコン膜で は、ナノ結晶 (nc-Si) が形成され、膜厚数+nm~数µmで は、柱状構造になっていることが確認できている。

ところで、ナノメートルサイズの柱状シリコン構造は、太陽 電池、フォトニック結晶<sup>(3,4)</sup>、センシングデバイス<sup>(5,6)</sup>および弾 道電子面放出型電子源 (Ballistic electron Surfaceemitting Device:以下BSD)<sup>(7)</sup>等への応用が期待できるこ とから、様々な形成法が検討されている。しかしながら、単 結晶シリコン柱状構造が形成可能な金属ナノ粒子を核とす るVapor-Liquid-Solid (VLS)成長法<sup>(6,9)</sup>や金属ナノ粒子をマ スクとして活用した基板エッチング法<sup>(10,11)</sup>では、基板が結晶 に限定され、さらには形成した柱状シリコンナノ構造内への 金属の混入が懸念されることから、ガラスやフレキシブル 基板等への製膜が可能な当社の直接製膜法はひとつの有 力な候補であると考えられる。

<sup>\*</sup>研究開発本部 \*\*理事

本稿では、柱状シリコンナノ構造形成技術の適用事例と して、BSDの高電流密度化、高速応答化等の技術進展に関 して紹介する。BSDは、電子線照射装置向け電子源、イオ ン注入装置の空間電荷中和やチャージアップ中和用電子 源、平面光源や、電子線露光、その他、広く電子源としての 用途に期待されている。更には、経産省が示した戦略5分 野のうち、環境関連、医療健康関連等の新たな分野に向け た適用検討も考えられる。

# 2. 弾道電子面放出型電子源 (BSD)

弾道電子面放出型電子源は、粒径が数nmと極めて小さい シリコン粒内でのバリスティック伝導と薄いシリコン酸化膜 中での電界加速による弾道化現象を利用した電子源であ り、電子放出効率が高い、放出された電子の直進性が良い、 低真空での電子放出が可能といった特徴を持つ<sup>(12)</sup>。

図1に、ナノシリコンによる弾道電子放出モデル図を示す。 ナノシリコンは、周囲をシリコン酸化膜で覆われたシリコン粒 が積層された構造になっている。シリコン粒の粒径は、数nm と非常に小さく、電子はあたかも抵抗が存在しないように振 る舞う(バリスティック伝導)。一方、シリコン酸化膜の膜厚 は極めて薄くなっており、電子はシリコン酸化膜を突き抜け ることができる(トンネル現象)。シリコン酸化膜には電界が 印加されているため、電子はトンネルにともないその電界に よって加速されエネルギーを持つ。この1連の過程が、ナノシ リコン内で繰り返され、最終的に、印加電圧と同程度のエネ ルギーを持った弾道電子が表面電極を貫いて放出される。



図1 電子源の動作原理(モデル図)

図2にBSDの作製工程の概略を示す。下部電極を形成した石英基板上に柱状シリコン膜を製膜する。フッ酸/エタノール溶液中にて陽極酸化することにより、柱状シリコン膜をナノポーラス化し、エチレングリコール/硝酸カリウム溶液中で電気化学酸化(Electrical Chemical Oxidation: ECO)処理を施すことによって、ナノポーラス化したシリコン粒の周囲に薄いシリコン酸化膜を形成させる(ナノシリコン)。その後、絶縁膜、表面電極および上部電極を形成し、BSDが完成する。



図2 弹道電子面放出型電子源作製工程

# 3. 柱状シリコンナノ構造形成技術の開発

# 3.1 柱状シリコン形成技術

当社はこれまで、内部アンテナ型誘導結合プラズマ源 (Inductively Coupled Plasma:ICP)を採用し、その、高 密度、低プラズマポテンシャル、低電子温度、大面積化が 容易等の特徴を利用し、ガラス基板等、異種基板上に低 温で大面積に結晶性シリコン膜を直接形成する技術を確 立し、例えば、シリコン酸化膜上に、インキュベーション層 無し (アモルファス層を挿まない)で、結晶性のシリコンを 形成できることを確認している。

**図3**は、結晶性のシリコンを約200nm形成して、透過 型電子顕微鏡 (Transmission Electron Microscope: TEM) により断面を観察したものであり、直径数+nmの 結晶性の柱状シリコンが成長している事を確認できる。 結晶性の縞模様は下地界面から表面まで同じ縞模様で 届いており、微小電子線回折により、柱ごとに結晶配向 は異なっているものの、各柱状結晶は、成長界面から表 面まで同じ結晶配向である事を確認している<sup>(1)</sup>。すなわ ち、直径数十nmの結晶性の柱が成長界面から表面まで 伸びて高密度に形成されている状態であると考えられ る。また、プラズマ条件の設定により、柱状シリコンの直 径の制御や、配向性の制御が可能であり、微細粒径の柱 状シリコン形成や、結晶の(111)配向を強くすることによ り柱状性が増すこと等が確認できている。従来、柱状シ リコンは製膜後に大気中からの不純物の粒界拡散の影 響を受け経時変化しやすいとされてきたが、配向性の制 御技術により、経時的に安定でかつナノ構造形成に有利 な柱状シリコンを形成することができるようになった。

さらに、シリコン膜の結晶化は下地界面から始まってい るが、下地表面の影響を強く受ける。BSDでは、下地に金 属電極を使用しており、その表面を安定化させる必要が あった。そこで、柱状シリコン製膜前の表面を清浄かつス ムーズに保つように処理を行うこととした。

また、詳細は次節で述べるが、柱状シリコン膜の膜質 が、その後のナノポーラス構造形成に強く依存することも 判明した。そのため、PECVD装置内部に使用する部材や それらの洗浄方法、管理手法およびモニタリング技術を 確立させた。

これらの装置技術、装置の運用管理技術、プロセス技術の確立により、BSDに適した柱状シリコン膜を安定かつ再現良く形成することが可能となった。



図3 柱状シリコン断面TEM像 シリコン膜厚:約200nm

## 3.2 ナノシリコン形成技術

下部電極上に形成した柱状シリコン膜をフッ酸/エタ ノール溶液中で陽極酸化することにより、シリコンをナノ ポーラス化する。単結晶シリコンウェーハの場合、陽極酸 化によって形成されるナノポーラス構造は、陽極酸化自体 の条件(溶液濃度、電流密度および処理時間など)のみ

ならず、キャリアタイプ (N型 or P型)、そのドーパント濃度 および結晶方位に強く依存することが報告されている(13)。 そこで、BSDに対して、最適な柱状シリコン膜質の検討を 行った。図4にナノシリコンを形成した試料の断面TEM 観察像を示す。図4(a)は、キャリアタイプがN型の場合 であり、図4 (b) は、P型の場合である。図4において、白 く見える領域がナノシリコンである。P型の場合、N型と 比較して、深さ方向が均一かつ高密度にナノシリコンが形 成していることが分かる。ドーパント濃度についても検討 を行い、低濃度の方がより高密度にナノシリコンが形成さ れることを確認した。単結晶シリコンウェーハでの実験で は、低濃度P型シリコンでミクロなポーラス状態が得られ るという報告(13)がなされており、柱状シリコン膜のナノ ポーラス構造についても、単結晶シリコンウェーハと同じ メカニズムによって形成されることを示唆する結果であ る。



 (a) N型柱状シリコン膜
 (b) P型柱状シリコン膜

 図4
 柱状シリコンナノ構造断面TEM像

ナノポーラス化した柱状シリコンをエチレングリコール/ 硝酸カリウム溶液中でECO処理することにより、シリコン 粒の周囲に薄いシリコン酸化膜を形成する。ECO処理に より形成したシリコン酸化膜は8MV/cm以上の耐圧を有 しており、電子源の駆動に対しては十分な膜耐性がある ことを確認しているものの、駆動時の印加電圧を高くす るほど、シリコン酸化膜中のトンネル確率は大きくなり、 電子放出効率をさらに高くできる可能性がある。そのた め、シリコン酸化膜の耐圧向上のため、ECO処理後のア ニールについて検討を行った。 図5は、ECO処理によって シリコン酸化膜を形成した後、550℃および950℃にてア ニール処理を行った試料のフーリエ変換型赤外分光 (Fourier Transform Infrared Spectrometer: FT-IR) 測定結果である。950℃でアニールすることによって、 Si-O結合による赤外吸収ピークが550℃のそれより高波 数側にシフトしており、シリコン酸化膜中の歪 (ひず) ん だSi-O-Si結合の構造緩和が進行しているものと考えら れ、耐圧向上が期待される。

また、電子源作製プロセスにおいて、デバイス内に混入 する不純物は電子源動作の信頼性に影響する可能性が ある。特に、ECO処理時に使用する硝酸カリウムから、デ バイス内に混入したカリウムは可動イオンであり、駆動時

#### **NISSIN** ELECTRIC

#### **NISSIN** ELECTRIC

に電子の移動を妨げる可能性がある。しかし、ナノシリコ ンはナノオーダーの極めて小さな構造を有しているため、 通常の洗浄工程では、不純物を十分に除去できない。そ こで、表面張力が働かず、ナノオーダーの構造に対しても 有効と考えられる超臨界洗浄についての検討を行った結 果、同洗浄によって表面近傍のカリウムや膜中の炭素が 低減できることが確認できた。



図5 FT-IRによるシリコン酸化膜質測定結果

### 3.3 表面電極形成

電界で加速された弾道電子は表面電極を貫いて放出 される。そのため、表面電極である金属の膜厚は薄けれ ば薄いほど良いと言える。しかし、膜厚が薄くなりすぎる と金属は凝集して不連続となり、電子放出面全体に対し て、均一に電圧が印加できなくなる。したがって、表面電 極は高い電子透過率を維持しつつ、凝集しない膜厚に設 定する必要がある。表面電極の膜厚のみならず、形成方 法や後処理方法についての検討を行った結果、電子透過 率を高く保ちつつ、凝集が発生しない極薄表面電極の形 成条件を見出すことができた。

#### 3.4 柱状シリコンナノ構造の評価

柱状シリコンナノ構造の出来栄えとナノ構造から放出 する電子の面内分布に関する知見を得るために、導電性 探針を使用した原子間力顕微鏡 (Atomic Force Microscope:AFM)を用いて、柱状シリコンナノ構造上 に形成した極薄金属電極表面の観察を行った<sup>(14,15)</sup>。

図6は、まず、探針ー試料間距離約200nmで表面形状 像を観察し、コントラストが認められない状態、即ち、探 針ー試料間が確実に離れている状況であることを確認し たうえで、下部電極に-23Vを印加して2次元電流像を観察 した結果である。直径数十nmのおおよそ円形の高伝導 領域が同視野内に数個、比較的高密度に存在しているこ とが確認できる。

2次元電流像で認められた個々の高伝導領域は、柱状 シリコンナノ構造から弾道電子が放出されている領域で あると考えられ、別途、接触測定で観測した表面形状像 の凹凸やTEM観察によって得られた微細構造(図4 (b))と比較的良い一致をすることから、高密度に形成 された柱状シリコンナノ構造が電子放出に有効に寄与し ている事を示唆している。



図6 導電性AFMによる2次元電流像<sup>(15)</sup>

# 4. 平面電子源の特性

3章で開発した技術を用いて電子源を試作し、特性評価 を行った。図7に試作したBSDの代表的な電圧-電流特性を 示す。図7において、デバイス電流は上部~下部電極間に流 れた電流であり、エミッション電流は、電子源から放出され た電子による電流を示している。上部~下部電極間電圧の 増加にともなって、デバイス電流は単調に増加する。一方、 エミッション電流は上部~下部電極間電圧が12Vを超えた ところから急激に増加し、印加電圧20Vで約100mA/cm<sup>2</sup>の エミッションが得られる。複数の4インチウェーハの試作品 評価において、80mA/cm<sup>2</sup>±6%(ウェーハ面内36点、駆動 電圧20V)のエミッション特性を確認している。

図8に、エミッション電流の立ち上り特性を示す。評価に 用いている測定システムが、高速駆動に対して十分な構成 とはなっていないため、エミッション電流はデバイス電流に 対して0.1µs程度遅れて立ち上がっているものの、立ち上り から約0.1µs後に最大値が得られていることが分かる。す なわち、単純マトリクス配置された電子源素子を点順次で 駆動させる場合、高速駆動が可能である。

図8には、駆動直前に逆バイアスを印加しない場合のエ ミッション特性も示した。通常駆動(逆バイアス印加有り) と比べて、エミッション電流の立ち上りが遅く、最大値も低 いことが分かる。この原因を調査するため、熱刺激電流

(Thermally Stimulated Current:TSC) 測定を実施し た。TSCは、バイアス印加によって試料内にチャージされた 電子を熱的に放出させ、電流として検出することによって、 試料のトラップ状態を測定するものである。図9は、順バイ アスもしくは逆バイアスでチャージしたTSCシグナルであ る。逆バイアスチャージの場合、250℃近傍に、順バイアス

#### 柱状シリコンナノ構造形成技術の平面電子源デバイス応用

チャージでは見られないシグナルの存在が確認できる。こ れは、ナノシリコン形成領域に順バイアス印加では発生しな いトラップが、逆バイアス印加によって発生したことを意味 している。このトラップの発生は等温容量過渡分光

(Isothermal Capacitance Transient Spectroscopy: ICTS) 測定でも確認している。逆バイアス印加によるトラッ プの発生が、エミッション特性にどのように影響しているか については、十分に解明できているわけではないが、1つの 仮説として、逆バイアス印加によってナノシリコン形成領域 にトラップされた電子が電圧印加直後に放出されるため、 立ち上がりが高速化するとともに電子放出量が増加すると いうモデルが考えられる。

また、BSDの特徴として、低真空中での電子放出が報告 されているが、我々が試作した電子源におけるエミッション 電流の真空度依存性を図10に示す。従来報告されている結 果<sup>(12)</sup>と同様に、10<sup>3</sup>Paという低真空領域でも、高い電流値 が計測されている。1Pa程度までの高真空領域(A)では、純 粋にエミッション電流が計測されているが、雰囲気圧力増 大に伴うエミッション電流の増大(B)とその後の減少(C) は、なだれ現象や空間電荷制限等の影響が考えられる。

課題として、信頼性のさらなる向上と長寿命化があげら れるが、デバイスの欠陥修復に効果的な高圧水蒸気アニー ルを用いることによって改善されることが分かっている。



図7 電子源の電圧-電流特性



図8 エミッション電流の応答特性



図9 柱状シリコンナノ構造のTSCによるトラップ状態測定結果



図10 エミッション電流の真空度依存性

# 5. まとめ

誘導結合プラズマCVDを用いた柱状シリコン形成技術 やナノ構造形成技術の向上により、電子放出に寄与するナ ノシリコン構造を均一かつ高密度に形成できるようになり、 デバイス駆動方法の改善によって、電子放出量を増加させ ることが出来た。本稿で紹介した柱状シリコン形成技術や ナノ構造形成技術等の当社のユニークな技術は、BSD応用 以外にも上述したような様々なフィールドへの展開が期待さ れ、産業競争力強化や新しい産業基盤構築に向けた応用 展開も考えられる。

## 6. 謝辞

本開発を進めるにあたり、パナソニック株式会社エコ ソリューションズ社並びにパナソニックヘルスケア株式 会社より、有益なご助言やデータのご提供を頂きまし た。ここに記して深く感謝の意を表します。また、高圧 水蒸気アニール処理につきましては、奈良先端科学技術 大学院大学の浦岡行治教授との共同研究において多大な るご指導を頂きましたことを深く感謝致します。本開発 の一部は、坂口崇氏、塚本和幸氏、小村浩市氏、鳥居猛 氏、安在哲也氏の協力を得て行われたものであり深く感 謝致します。

*— 40 —* 

**NISSIN** ELECTRIC

#### **NISSIN** ELECTRIC

# 参考文献

- (1) 日新電機技報 Vol.51 (2006.2)
- (2) E. Takahashi, Y. Nishigami, A. Tomyo, M. Fujiwara, H. Kaki, K. Kubota, T. Hayashi, K. Ogata, A. Ebe, and Y. Setsuhara, "Large-Area and High-Speed Deposition of Microcrystalline Silicon Film by Inductive Coupled Plasma using Internal Low-Inductance Antenna" Jpn. J. Appl. Phys., 46, pp. 1280-1285, 2007.
- (3) J.D. Jonannopoulos, P.R. Villeneuve, and S. Fan, "Photonic crystals: putting a new twist on light" Nature, 386, pp.143-149, 1997.
- (4) T. Tada, V.V. Poborchii, and T. Kanayama, "Fabrication of Photonic Crystals Consisting of Si Nanopillars by Plasma Etching Using Self-Formed Masks" Jpn. J. Appl. Phys., 38, pp. 7253-7256, 1999.
- (5) W.F. Jiang, M. Jia, Y.S. Wang, L.Y. Li, and X.J. Li, "Accelerated resistive humidity sensing properties of silicon nanoporous pillar array" Thin Solid Films, 517, pp. 2994-2996, 2009.
- (6) Y.Y. Xu, X. Jian, J.T. He, X. Hu, and H.Y. Wang, "Capacitive humidity sensing properties of hydrothermally-etched silicon nano-porous pillar array" Sensors and Actuators B: Chem. 105, pp. 219-222, 2005.
- (7) N. Koshida, T. Ozaki, X. Sheng, and H. Koyama, "Cold Electron Emission from Electroluminescent Porous Silicon Diodes" Jpn. J. Appl. Phys., 34, pp. 705-707, 1995.
- (8) R.S. Wagner, and W.C. Ellis, "Vapor-Liquid-Solid Mechanism of Single Crystale Growth" Appl. Phys. Lett., 4, 89, 1964.

- (9) T. Shimizu, T. Xie, J. Nishikawa, S. Shingubara, S. Senz, and U.Gösele, "Synthesis of Vertical High-Density Epitaxial Si(100) Nanowire Arrays on a Si(100) Suselebstrate Using an Anodic Aluminum Oxide Template" Adv. Mater., 19, pp. 917-920, 2007.
- (10)T. Tada, V.V. Poborchiib, and T. Kanayama, "Channel waveguides fabricated in 2D photonic crystals of Si nanopillars" Microelectronic Eng., 63, pp. 259-265, 2002.
- (11)P.A. Lewis, H. Ahmed, and T. Sato, "Silicon nanopillars formed with gold colloidal particle masking" J. Vac. Sci. Technol. B 16, pp. 2938-2941, 1998.
- (12) 菰田卓哉; 「FEDがわかる本」, 工業調査会(2005).
- (13)R.L. Smith and S.D. Collins, "Porous silicon formation mechanisms," J. Appl. Phys., Vol. 71, No. 8, pp. R1–R22, 1992.
- (14) J. Gao, K. Makihara, A. Ohta, M. Ikeda, S. Miyazaki, H. Kaki and T. Hayashi, "Evaluation of Electronic Properties of Pillar-shaped Si Nanostructures by Conductive Atomic Force Microscopy", Abst. of 15th Int. Conf. on Thin Films, P-S2-28, Kyoto, Nov. 2011.
- (15) D. Takeuchi, K. Makihara, M. Ikeda, S. Miyazaki, H. Kaki, T. Hayashi, "Characterization of Local Electronic Transport Through Ultrathin Au / Highly-Dense Si Nanocolumnar Structures by Conducting-Probe Atomic Force Microscopy", Proc. of 2012 Asia-Pacific Workshop on Fundamentals and Applications of Advanced Semiconductor Devices, Naha, June, 2012, pp. 202-205.



# ◎ 執筆者紹介



可貴裕和 Hirokazu Kaki 研究開発本部 ビーム・プラズマ技術開発研究所 プロセス研究部 BSD プロセス開発グループ



西上靖明 Yasuaki Nishigami 研究開発本部 電力技術開発研究所 電力機器・システム研究部 電磁気・熱・機械グループ 主任



岸田茂明 Shigeaki Kishida 研究開発本部 ビーム・プラズマ技術開発研究所 プロセス研究部 システム設計グループ 主任



東 大介 Daisuke Azuma 研究開発本部 ビーム・プラズマ技術開発研究所 プロセス研究部 BSDプロセス開発グループ



理事



高瀬俊二 Syunji Takase 研究開発本部 ビーム・プラズマ技術開発研究所 主幹



稲実 宏 Hiroshi Inami 研究開発本部 ビーム・プラズマ技術開発研究所 プロセス研究部 BSDプロセス開発グループ 主任





プロセス研究部 半導体材料評価グループ 林 司 Tsukasa Hayashi 研究開発本部 ビーム・プラズマ技術開発研究所

ビーム・プラズマ技術開発研究所

長町 学 Satoru Nagamachi

研究開発本部

プロセス研究部長